]> git.baikalelectronics.ru Git - uboot.git/commitdiff
global: Migrate CONFIG_PME_PLAT_CLK_DIV to CFG
authorTom Rini <trini@konsulko.com>
Sun, 4 Dec 2022 15:13:32 +0000 (10:13 -0500)
committerTom Rini <trini@konsulko.com>
Fri, 23 Dec 2022 15:14:51 +0000 (10:14 -0500)
Perform a simple rename of CONFIG_PME_PLAT_CLK_DIV to CFG_PME_PLAT_CLK_DIV

Signed-off-by: Tom Rini <trini@konsulko.com>
arch/powerpc/cpu/mpc85xx/speed.c
arch/powerpc/include/asm/config_mpc85xx.h

index eec071022e59c51cb1ccd3c71ec00cbe65a058ca..c2e3e00f7ba837c7d1c3ffef1cc3e45eb6d5f143 100644 (file)
@@ -67,7 +67,7 @@ void get_sys_info(sys_info_t *sys_info)
                [14] = 4,       /* CC4 PPL / 4 */
        };
        uint i, freq_c_pll[CONFIG_SYS_FSL_NUM_CC_PLLS];
-#if !defined(CFG_FM_PLAT_CLK_DIV) || !defined(CONFIG_PME_PLAT_CLK_DIV)
+#if !defined(CFG_FM_PLAT_CLK_DIV) || !defined(CFG_PME_PLAT_CLK_DIV)
        uint rcw_tmp;
 #endif
        uint ratio[CONFIG_SYS_FSL_NUM_CC_PLLS];
@@ -206,7 +206,7 @@ void get_sys_info(sys_info_t *sys_info)
 #define FM1_CLK_SEL    0x1c000000
 #define FM1_CLK_SHIFT  26
 #endif
-#if !defined(CFG_FM_PLAT_CLK_DIV) || !defined(CONFIG_PME_PLAT_CLK_DIV)
+#if !defined(CFG_FM_PLAT_CLK_DIV) || !defined(CFG_PME_PLAT_CLK_DIV)
 #if defined(CONFIG_ARCH_T1024)
        rcw_tmp = in_be32(&gur->rcwsr[15]) - 4;
 #else
@@ -215,7 +215,7 @@ void get_sys_info(sys_info_t *sys_info)
 #endif
 
 #ifdef CONFIG_SYS_DPAA_PME
-#ifndef CONFIG_PME_PLAT_CLK_DIV
+#ifndef CFG_PME_PLAT_CLK_DIV
        switch ((rcw_tmp & PME_CLK_SEL) >> PME_CLK_SHIFT) {
        case 1:
                sys_info->freq_pme = freq_c_pll[CFG_SYS_PME_CLK];
index 283181ec2d3d2cc7794d4794cd1b90be252b9221..fc584895eecf7a51ba7fb1abd24eff4d5602808a 100644 (file)
 #define CONFIG_SYS_FSL_SRDS_1
 #define CFG_SYS_NUM_FMAN               1
 #define CFG_SYS_NUM_FM1_DTSEC  5
-#define CONFIG_PME_PLAT_CLK_DIV                2
-#define CFG_SYS_PME_CLK                CONFIG_PME_PLAT_CLK_DIV
+#define CFG_PME_PLAT_CLK_DIV           2
+#define CFG_SYS_PME_CLK                CFG_PME_PLAT_CLK_DIV
 #define CONFIG_SYS_FSL_IFC_BANK_COUNT  8
 #define CFG_FM_PLAT_CLK_DIV    1
 #define CFG_SYS_FM1_CLK                CFG_FM_PLAT_CLK_DIV
 #define CFG_SYS_FSL_SRIO_OB_WIN_NUM    9
 #define CFG_SYS_FSL_SRIO_IB_WIN_NUM    5
 #endif
-#define CONFIG_PME_PLAT_CLK_DIV                1
-#define CFG_SYS_PME_CLK                CONFIG_PME_PLAT_CLK_DIV
+#define CFG_PME_PLAT_CLK_DIV           1
+#define CFG_SYS_PME_CLK                CFG_PME_PLAT_CLK_DIV
 #define CFG_SYS_FM1_CLK                0
 #define CONFIG_SYS_FSL_IFC_BANK_COUNT  8
 #define CFG_SYS_FM_MURAM_SIZE  0x28000