]> git.baikalelectronics.ru Git - kernel.git/commit
ARM: socfpga: dts: fix spi1 interrupt
authorMark James <maj@jamers.net>
Tue, 17 Mar 2015 21:35:23 +0000 (21:35 +0000)
committerDinh Nguyen <dinguyen@opensource.altera.com>
Thu, 19 Mar 2015 15:51:15 +0000 (10:51 -0500)
commit7f90a3e7ad8dc0768b9a4518d12a176320c33589
treeb3bd30904c606c8a99811c787e8243433bfc7e99
parent5948862fde9344a9b06eaa1e690e0f4eead9c09a
ARM: socfpga: dts: fix spi1 interrupt

The socfpga.dtsi currently has the wrong interrupt number set for SPI master 1
Trying to use the master without this change results in the kernel boot
process waiting forever for an interrupt that will never occur while
attempting to probe any slave devices configured in the device tree as being
under SPI master 1.

The change works for the Cyclone V, and according to the Arria 5 handbook
should be good there too.

Signed-off-by: Mark James <maj@jamers.net>
Acked-by: Steffen Trumtrar <s.trumtrar@pengutronix.de>
Signed-off-by: Dinh Nguyen <dinguyen@opensource.altera.com>
arch/arm/boot/dts/socfpga.dtsi