]> git.baikalelectronics.ru Git - kernel.git/commit
iommu/vt-d: Set SRE bit only when hardware has SRS cap
authorTina Zhang <tina.zhang@intel.com>
Wed, 16 Nov 2022 05:15:44 +0000 (13:15 +0800)
committerJoerg Roedel <jroedel@suse.de>
Sat, 19 Nov 2022 09:46:52 +0000 (10:46 +0100)
commit5802543a676128d44683199448ebbf7197c2b01d
tree4a43f919549cdda505e68f6fe9c6b874efa66f14
parentb1e3822c3fd281ac79963811e2d841834f909c31
iommu/vt-d: Set SRE bit only when hardware has SRS cap

SRS cap is the hardware cap telling if the hardware IOMMU can support
requests seeking supervisor privilege or not. SRE bit in scalable-mode
PASID table entry is treated as Reserved(0) for implementation not
supporting SRS cap.

Checking SRS cap before setting SRE bit can avoid the non-recoverable
fault of "Non-zero reserved field set in PASID Table Entry" caused by
setting SRE bit while there is no SRS cap support. The fault messages
look like below:

 DMAR: DRHD: handling fault status reg 2
 DMAR: [DMA Read NO_PASID] Request device [00:0d.0] fault addr 0x1154e1000
       [fault reason 0x5a]
       SM: Non-zero reserved field set in PASID Table Entry

Fixes: a2ee705fec92 ("iommu/vt-d: Add second level page table interface")
Cc: stable@vger.kernel.org
Signed-off-by: Tina Zhang <tina.zhang@intel.com>
Link: https://lore.kernel.org/r/20221115070346.1112273-1-tina.zhang@intel.com
Signed-off-by: Lu Baolu <baolu.lu@linux.intel.com>
Link: https://lore.kernel.org/r/20221116051544.26540-3-baolu.lu@linux.intel.com
Signed-off-by: Joerg Roedel <jroedel@suse.de>
drivers/iommu/intel/pasid.c