]> git.baikalelectronics.ru Git - kernel.git/commit
MIPS: lantiq: update the clock alias' for the mainline PCIe PHY driver
authorMartin Blumenstingl <martin.blumenstingl@googlemail.com>
Sat, 27 Jul 2019 12:04:15 +0000 (14:04 +0200)
committerPaul Burton <paul.burton@mips.com>
Sat, 24 Aug 2019 14:13:22 +0000 (15:13 +0100)
commita57445296bafc43c9350227bdc9b899d66462955
tree3e009ab59e56d5d39eed89481679cd13ffc392be
parentbeebd92da574d9ca5cdc04ad3e5a229d204e56ac
MIPS: lantiq: update the clock alias' for the mainline PCIe PHY driver

The mainline PCIe PHY driver has it's own devicetree node. Update the
clock alias so the mainline driver finds the clocks.

The first PCIe PHY is located at 0x1f106800 and exists on VRX200, ARX300
and GRX390.
The second PCIe PHY is located at 0x1f700400 and exists on ARX300 and
GRX390.
The third PCIe PHY is located at 0x1f106a00 and exists onl on GRX390.
Lantiq's board support package (called "UGW") names these registers
"PDI".

Signed-off-by: Martin Blumenstingl <martin.blumenstingl@googlemail.com>
Signed-off-by: Paul Burton <paul.burton@mips.com>
Cc: linux-mips@vger.kernel.org
Cc: devicetree@vger.kernel.org
Cc: john@phrozen.org
Cc: kishon@ti.com
Cc: ralf@linux-mips.org
Cc: robh+dt@kernel.org
Cc: linux-kernel@vger.kernel.org
Cc: hauke@hauke-m.de
Cc: mark.rutland@arm.com
Cc: ms@dev.tdt.de
arch/mips/lantiq/xway/sysctrl.c